P80C51基于80C51内核采用高密度CMOS技术设计制造,包含中央处理单元、片内4k程序存储器,128字节内部数据存储器RAM、32个双向输入/输出(I/O)口、3个16位定时/计数器和6个中断源,4层优先级中断嵌套结构,可用于多机通信的串行I/O口,I/O扩展或全双工UART,片内时钟振荡电路。
此外,P80C51采用低功耗静态设计,宽工作电压范围(2.7-5.5V),宽工作频率(可为0Hz),两种软件方式选择电源空闲和掉电模式。空闲模式下,冻结CPU而RAM定时器、串行口和中断系统维持其功能。由于是静态设计。所以掉电模式下,时钟振荡停止,RAM数据会得以保存,停止芯片内其它功能。CPU唤醒后,从时钟断点处恢复执行程序。
|
|